STMicroelectronics STM32MP157FAC1 STM32MP157F マイクロコントローラ, 800 MHz, 128kB, ROM, 361-Pin TFBGA
- RS品番:
- 201-4478
- メーカー型番:
- STM32MP157FAC1
- メーカー/ブランド名:
- STMicroelectronics
ボリュームディスカウント対象商品
1 トレイ(1トレイ189個入り) 小計:*
¥454,221.999
(税抜)
¥499,644.18
(税込)
¥3,000円を超える注文については、送料無料
一時的に在庫切れ
- 本日発注の場合は 2026年4月01日 に入荷予定
「配達日を確認」をクリックすると、在庫と配送の詳細が表示されます。
個 | 単価 | 購入単位毎合計* |
|---|---|---|
| 189 - 189 | ¥2,403.291 | ¥454,222 |
| 378 - 1701 | ¥2,395.291 | ¥452,710 |
| 1890 - 2646 | ¥2,387.254 | ¥451,191 |
| 2835 - 3591 | ¥2,379.254 | ¥449,679 |
| 3780 + | ¥2,371.254 | ¥448,167 |
* 表示は参考価格です。ご購入数量によって価格は変動します。なお、上記数量を大きく超える大量ご購入の際は右下チャットからお問合せください。
- RS品番:
- 201-4478
- メーカー型番:
- STM32MP157FAC1
- メーカー/ブランド名:
- STMicroelectronics
仕様
データシート
その他
詳細情報
製品情報(複数選択可)を選択して、類似製品を検索します。
すべて選択 | 製品情報 | 内容 |
|---|---|---|
| ブランド | STMicroelectronics | |
| プロダクトタイプ | マイクロコントローラ | |
| シリーズ | STM32MP157F | |
| パッケージ型式 | TFBGA | |
| 取付タイプ | 表面 | |
| ピン数 | 361 | |
| データバス幅 | 16bit | |
| プログラムメモリサイズ | 128kB | |
| 最大クロック周波数 | 800MHz | |
| RAMサイズ | 708kB | |
| 最大電源電圧 | 3.6V | |
| 長さ | 12mm | |
| 高さ | 1.2mm | |
| 規格 / 承認 | FBI | |
| 最大拡張メモリサイズ | 1GB | |
| 幅 | 12 mm | |
| DAC | 2 x 12 Bit | |
| プログラムI/Os数 | 176 | |
| 最小電源電圧 | 1.71V | |
| タイマー数 | 29 | |
| インストラクションセットアーキテクチャ | RISC | |
| 自動車規格 | なし | |
| ADC数 | 2 x 16 Bit | |
| プログラムメモリタイプ | ROM | |
| すべて選択 | ||
|---|---|---|
ブランド STMicroelectronics | ||
プロダクトタイプ マイクロコントローラ | ||
シリーズ STM32MP157F | ||
パッケージ型式 TFBGA | ||
取付タイプ 表面 | ||
ピン数 361 | ||
データバス幅 16bit | ||
プログラムメモリサイズ 128kB | ||
最大クロック周波数 800MHz | ||
RAMサイズ 708kB | ||
最大電源電圧 3.6V | ||
長さ 12mm | ||
高さ 1.2mm | ||
規格 / 承認 FBI | ||
最大拡張メモリサイズ 1GB | ||
幅 12 mm | ||
DAC 2 x 12 Bit | ||
プログラムI/Os数 176 | ||
最小電源電圧 1.71V | ||
タイマー数 29 | ||
インストラクションセットアーキテクチャ RISC | ||
自動車規格 なし | ||
ADC数 2 x 16 Bit | ||
プログラムメモリタイプ ROM | ||
STMicroelectronics STM32MP157C/Fデバイスは、最大800 MHzで動作する高性能デュアルコアArm Cortex-A7 32ビットRISCコアをベースにしています。最大8 Gビット密度(1 Gバイト)、最大533 MHzの16又は32ビットLPDDR2 / LPDDR3又はDDR3 / DDR3Lの外部メモリをサポートする外部SDRAMインターフェイスを提供します。
CPUを放電するための3つのDMAコントローラ
低消費電力
スタンバイモードでのDDRメモリ保持
