Nexperia ラッチ 8-Bit, 20-Pin 表面 74HCT573D,652 透明 3ステート出力 SOIC

取扱停止中
この商品はお取扱い終了致しました。

代替品 / 類似品

この製品は現在お取り扱いしておりません。 お勧めの代替品です。

RS品番:
124-2269
メーカー型番:
74HCT573D,652
メーカー/ブランド名:
Nexperia
製品情報(複数選択可)を選択して、類似製品を検索します。
すべて選択

ブランド

Nexperia

プロダクトタイプ

ラッチ

論理回路

HCT

ロジックタイプ

Dタイプ

ラッチモード

透明

ビット数

8

チャンネルの数

1

出力タイプ

3ステート

極性

非反転

取付タイプ

表面

パッケージ型式

SOIC

最小電源電圧

4.5V

ピン数

20

最大電源電圧

5.5V

動作温度 Min

-40°C

最大伝搬遅延時間@CL

45ns

動作温度 Max

125°C

規格 / 承認

JEDEC No. 7A

長さ

13mm

7.6 mm

高さ

2.45mm

自動車規格

なし

COO(原産国):
TH
74HC573、74HCT573は、3ステート出力の8ビットD型トランスペアレントラッチです。ラッチイネーブル(LE)入力と出力イネーブル(OE)入力を備えています。LEがHIGHの場合、入力に存在していたデータがラッチに取り込まれます。この条件でラッチはトランスペアレントで、ラッチ出力は対応するD入力が変化するたびに変わります。LEがLOWのとき、ラッチにはLEのHIGH → LOW遷移前のセットアップ時間に入力に存在していた情報が保持されます。OEがHIGHのとき、出力は高インピーダンスのOFF状態になります。

74HC573、74HCT573は、3ステート出力の8ビットD型トランスペアレントラッチです。ラッチイネーブル(LE)入力と出力イネーブル(OE)入力を備えています。LEがHIGHの場合、入力に存在していたデータがラッチに取り込まれます。この条件でラッチはトランスペアレントで、ラッチ出力は対応するD入力が変化するたびに変わります。LEがLOWのとき、ラッチにはLEのHIGH → LOW遷移前のセットアップ時間に入力に存在していた情報が保持されます。OEがHIGHのとき、出力は高インピーダンスのOFF状態になります。

5 V / 3.3 V混在用途

基板スペースの節約

低コストのインターフェイスソリューション

複雑なレイアウトの信号品質の向上

広い供給電圧範囲

低伝搬遅延

過電圧耐性

ソース終端

低入力しきい値

CMOSによる低電力

主な用途

メモリコントローラ

バックプレーンインターフェイス

5 V / 3.3 V混在用途

基板スペースの節約

低コストのインターフェイスソリューション

複雑なレイアウトの信号品質の向上

広い供給電圧範囲

低伝搬遅延

過電圧耐性

ソース終端

低入力しきい値

CMOSによる低電力

主な用途

メモリコントローラ

バックプレーンインターフェイス

受注確定後にお客様専用製品として商品化されるため、発注後のキャンセル・返品はお受けできません。

関連ページ