Nexperia オクタルDタイプラッチ 8-Bit, 20-Pin 表面 74LVC573APW,118 透明 3ステート出力 TSSOP

1 袋(1袋25個入り) 小計:*

¥1,094.00

(税抜)

¥1,203.50

(税込)

Add to Basket
数量を選択または入力
3,000円未満(税抜)のご注文は、送料500円です。
一時的に在庫切れ
  • 本日発注の場合は 2026年8月27日 に入荷予定
「配達日を確認」をクリックすると、在庫と配送の詳細が表示されます。
単価
購入単位毎合計*
25 +¥43.76¥1,094

* 表示は参考価格です。ご購入数量によって価格は変動します。なお、上記数量を大きく超える大量ご購入の際は右下チャットからお問合せください。

梱包形態
RS品番:
170-5424
メーカー型番:
74LVC573APW,118
メーカー/ブランド名:
Nexperia
製品情報(複数選択可)を選択して、類似製品を検索します。
すべて選択

ブランド

Nexperia

プロダクトタイプ

オクタルDタイプラッチ

論理回路

74LVC

ラッチモード

透明

ロジックタイプ

Dタイプ

ビット数

8

チャンネルの数

8

出力タイプ

3ステート

極性

非反転

取付タイプ

表面

最小電源電圧

1.2V

パッケージ型式

TSSOP

最大電源電圧

3.6V

ピン数

20

動作温度 Min

-40°C

動作温度 Max

125°C

規格 / 承認

No

シリーズ

74LVC

長さ

6.6mm

4.5 mm

高さ

0.95mm

自動車規格

なし

COO(原産国):
CN
74LVC573Aは、8つのD型トランスペアレントラッチで構成されており、ラッチごとに独立したD型入力と、バス指向の用途向けに3ステートの真の出力を備えています。ラッチイネーブル(LE)入力と出力イネーブル(OE)入力は、全内部ラッチに共通です。LEがHIGHの場合、Dn入力のデータがラッチに取り込まれます。この条件では、ラッチはトランスペアレントです。つまり、対応するD入力が変化するたびにラッチ出力が変化します。

5 V / 3.3 V混在用途

基板スペースの節約

低コストのインターフェイスソリューション

複雑なレイアウトの信号品質の向上

広い供給電圧範囲

低伝搬遅延

過電圧耐性

ソース終端

低入力しきい値

CMOSによる低電力

メモリコントローラ

バックプレーンインターフェイス

関連ページ