Nexperia オクタルDタイプラッチ, 20-Pin Dタイプ 表面実装 74LVC573APW,118

1 リール(1リール2500個入り) 小計:*

¥100,857.50

(税抜)

¥110,942.50

(税込)

Add to Basket
数量を選択または入力
一時的に在庫切れ
  • 本日発注の場合は 2026年7月13日 に入荷予定
「配達日を確認」をクリックすると、在庫と配送の詳細が表示されます。
単価
購入単位毎合計*
2500 +¥40.343¥100,858

* 表示は参考価格です。ご購入数量によって価格は変動します。なお、上記数量を大きく超える大量ご購入の際は右下チャットからお問合せください。

RS品番:
170-4836
メーカー型番:
74LVC573APW,118
メーカー/ブランド名:
Nexperia
製品情報(複数選択可)を選択して、類似製品を検索します。
すべて選択

ブランド

Nexperia

論理回路

74LVC

ラッチモード

透明

ラッチエレメント

Dタイプ

1チップ当たりのエレメント数

8

ビット数

8bit

回路数

8

出力タイプ

3ステート

極性

非反転

実装タイプ

表面実装

パッケージタイプ

TSSOP

ピン数

20

寸法

6.6 x 4.5 x 0.95mm

高さ

0.95mm

長さ

6.6mm

動作供給電圧 Max

3.6 V

4.5mm

動作温度 Min

-40 °C

動作温度 Max

+125 °C

動作供給電圧 Min

1.2 V

COO(原産国):
CN
74LVC573Aは、8つのD型トランスペアレントラッチで構成されており、ラッチごとに独立したD型入力と、バス指向の用途向けに3ステートの真の出力を備えています。ラッチイネーブル(LE)入力と出力イネーブル(OE)入力は、全内部ラッチに共通です。LEがHIGHの場合、Dn入力のデータがラッチに取り込まれます。この条件では、ラッチはトランスペアレントです。つまり、対応するD入力が変化するたびにラッチ出力が変化します。

5 V / 3.3 V混在用途
基板スペースの節約
低コストのインターフェイスソリューション
複雑なレイアウトの信号品質の向上
広い供給電圧範囲
低伝搬遅延
過電圧耐性
ソース終端
低入力しきい値
CMOSによる低電力
メモリコントローラ
バックプレーンインターフェイス

受注確定後にお客様専用製品として商品化されるため、発注後のキャンセル・返品はお受けできません。

関連ページ